# 薄層 AIGaN 構造を用いた電源用 GaN パワーデバイスの開発

Novel GaN Device for High-Power Application with Thin AlGaN/GaN Heterostructure Layer

池田成明\* 李 江\* 加藤禎宏\* 増田 満\*<sup>2</sup> 吉田清輝\* Nariaki Ikeda Jiang Li Sadahiro Kato Mitsuru Masuda Seikoh Yoshida

概 要 GaN系電子デバイスは、従来のSi系電子デバイスと比較し、高耐圧、低オン抵抗が実現 できる可能性があり、電源の高効率化、小型化に大きく貢献するものと期待されている。我々は、 GaN/AIGaN HFET (heterojunction field effect transistor)構造において、AIGaN層を薄層化し、AIN 層を挿入することによって、比較的低オン抵抗でありながら高耐圧のノーマリオフ型デバイスを検討 した。電源デバイスに要求される低コスト化を目指したSi基板上AIGaN/GaNへテロエピを用いて、 しきい値が0Vであるノーマリオフ動作を実現した。

また,低損失化が可能な独自のダイオード構造を新規に提案し,ほぼ0Vから電流が流れ始めるという,低オン電圧化を確認した。この構造にAIGaN薄層化構造のエピを適用し,低リーク電流でかつ,低オン電圧動作するダイオードを実現した。

# 1. はじめに

GaNを用いた半導体素子は、SiCと同様に、ワイドバンド ギャップ半導体であることから、従来のSi系素子と比べて優 れた特性を示すと期待され、開発が進められてきている。特に、 GaN系の電界効果トランジスタ (FET) は、高出力動作、高周 波動作, 高温動作が可能であり, 様々な優れた性能指数を持つ 1~5)。図1に、様々なパワーデバイスの周波数とパワー容量の 相関を示す。従来のSiデバイスに対して、SiCやGaNといった ワイドバンドギャップ半導体は、このSiリミットを上回るこ とが期待できるため、高周波動作が可能な、高性能な電源を作 製できるという期待が高まっている。特に, FETのオン抵抗 (Ron)はSi系のものと比較して2けた以上低くすることが可能 である。したがって、GaNを用いた電子デバイスは、インバー タやコンバータなどのスイッチング装置の損失を,従来のSi 系のものと比べて、大幅に低減させうることにより、冷却部品 の小型化、削減が可能になる。また、GaN-FETの高速スイッ チング化や、高周波動作化によって、スイッチング回路の高効 率化が可能になり、回路の小型化、高密度化が実現できる。

我々は、GaNを用いた電源回路として、インバータ回路を 試作した結果を報告してきた。このインバータは、GaN系 HFETを用いたDCコンバータとACインバータから構成され ている。その時の動作出力は、50 Wであり、最大出力200 W であった<sup>6)</sup>。しかしながら、これらに用いられてきた素子は、 ノーマリオン型の素子である。本報告では、GaN系HFET構 造を使いこなし、ノーマリオフ型の素子の作製を行い、ノーマ

\* 研究開発本部 横浜研究所

\*2 研究開発本部 環境・エネルギー研究所



図1 パワーデバイスの容量と周波数の相関 Power capacity versus operation frequency for several types of power devices.

リオフFETおよび低損失ダイオードに展開した開発結果を報告する。

### 2. ノーマリオフFETの開発

本章では、ノーマリオフFETをGaN HFETを用いて達成した結果についてまとめる。

### 2.1 GaN系ノーマリオフFETのこれまでの報告

電源デバイスとして汎用性のある使われ方をするためには、 フェールセーフの観点からノーマリオフ型が不可欠である。 ノーマリオン型素子を仮に回路に組み込んだ場合は、回路構成 が複雑になる懸念があるからである。しかし、従来、GaN系 パワー素子に関するノーマリオフ化の報告はほとんど例が無 い。それは、一般的にGaN系素子の場合、AlGaNとGaNの界 面に高濃度の2次元電子ガス(two dimensional electron gas; 2DEG)層が形成されることにより、これを積極的に用いた報 告がほとんどであったからである。ノーマリオフ化するために は、いくつかの候補があると考えられる。一つはSi素子と同 じように、ゲート電極と半導体の間にSiO2などの絶縁膜を配 置する手法である。しかし、これまでの報告では、界面準位に より、ゲートバイアスが印加できず、ノーマリオフ化が困難で あった。この手法については、界面準位を低減させる必要があ ると考えられる。また、別の手法としては、HFET構造を使い こなす手法として、図2に示すようにゲート付近のAlGaN層 を薄層化し、いわゆるリセスゲート構造によって、ピンチオフ 電圧をシフトさせノーマリオフ化する、という手法がある。こ れに関しては、いくつかの報告があるものの、完全なノーマリ オフ化が実現できていないのが実情である7)。また,リセスエッ チングの場合、エッチングによるダメージの除去が課題となる ほか、エッチングの深さばらつきによるしきい値のばらつきが 懸念されるため、生産性が悪くなる可能性がある。

#### 2.2 ノーマリオフのしきい値制御

ここで、HFETのしきい値は図3に示すような式で表される。 しきい値は、主に3つのパラメータによって定まる。 $\phi_B$ :ショットキーバリア高さ、d: AlGaN層の膜厚、 $N_D$ : 2DEGのキャリ ア濃度である。

我々は、ノーマリオフ化を実現するため、HFET構造においてGaN層にカーボンをドーピングし、高抵抗化することでノーマリオフ化を実現してきた<sup>8)</sup>。メカニズムとしては、カーボンによって2DEGのキャリアを補償することで、 $N_{\rm D}$ の低減によりピンチオフ電圧をシフトさせるというものである。しかし、 大電流動作をさせるためには、カーボンドープする方法では限界があった。そこで、AlGaN層を全体として薄層化すること



図2 リセス構造

Recess-gate structure for HFET device proposed by others.



(II) Carrier concentration (III) Thickness of AlGaN :Thinner AlGaN layer

図3 HFETのしきい値 Equation for threshold voltage of HFET device.



HFET構造の違い Different HFET structures of : (a) conventional HFET with thick AlGaN layer and (b) normally-off HFET with thin AlGaN layer.

により, *d*を低減することを試みた。図4に従来のノーマリオ ン型の場合とノーマリオフ型の場合のHFET構造について, 模式的に示す。ゲート電極下に伸びた空乏層が(a)ノーマリオ ン型の場合は, ゲート電極に電圧を印加する前では2DEGによ るチャネルをピンチオフできないため, ゲートの電位を負側に 変化させることによってチャネルをピンチオフできるが, (b) ノーマリオフ型の場合, もともとAlGaN層が薄いため, ゲー トに電圧を印加しなくてもチャネルがピンチオフできると考え られる。

### 2.3 薄層 AIGaN を用いた FET の素子作製プロセス

今回, 薄層 AlGaN構造を用いて, FETの試作を行なった。 エピタキシャル膜は, MOCVD (metal organic chemical vapor deposition)法により, 原料にアンモニア, TMGa (トリメチル ガリウム), TMA (トリメチルアルミニウム)を用いて, Si (111) 基板上に形成した。エピタキシャル膜の構造は, AlN/GaN積 層 バッファ 構造, 厚 膜GaN (0.8 μm), AlN (0.5 ~ 1 nm), AlGaN (5 ~ 40 nm)の順に積層を行なった。以上の構造で素子 を試作し, 評価を行った。素子構造としては, オーミック電極 にTi/Alの積層構造, ショットキー電極にPt/Auの積層構造を 用いた。素子寸法は, ゲート長2 μm, ゲート-ドレイン間隔 が10 μm であり, ゲート幅が異なる素子をいくつか評価した。 ゲート幅は, 最大で200 mm である。これらのプロセスを経た 後に, Sony Tectronics社製カーブトレーサ, および Agilent 社 製半導体パラメータアナライザを用いて, 素子特性の評価を 行った。

### 2.4 素子評価結果

図5にAlGaN膜厚に対する、しきい値の相関をプロットした。AlGaN厚さが薄くなるほどしきい値が浅くなっていく傾向があり、AlGaN厚5nmでしきい値が0Vになることが分かる。また、ゲート-ドレイン間の2端子において、ショットキー特性を評価した。図6にショットキー逆方向特性を示す。 AlGaN厚が5nmのものを示しているが、図に示すように450V以上の耐圧が得られていることが分かる。この時のリーク電流は、0.1 μA/mm程度であった。これは、AlGaNを5nmに薄層化した構造によって、ピンチオフが良好になり、結果として逆方向リークが十分に低く抑えられたことを示すものである。

図7にドレイン電流電圧特性を示す。なお、ゲート長2 μm, ゲート幅400 μm,ゲート-ドレイン間10 μmの素子を評価し た。Vgs = 2 Vから1 Vステップで変化させた場合のドレイン 電流をプロットしているが、良好なノーマリオフ特性を示して



Reverse characteristics of Schottky diode with a thin AlGaN structure.



 $I_{\rm ds}$  versus  $V_{\rm ds}$  of selected HFET with normally-off operation.

いる。電流増幅率は最大で70 mS/mmが得られている。また, 図8に同様の素子のゲート電圧に対するドレイン電流につい て,対数プロットしたものを示す。ピンチオフ電圧はほぼ0 V 付近であり,その時のリーク電流は10 nA/mm以下と,非常 に良好なピンチオフ特性が得られた。

図9に、多層配線プロセスにより、400  $\mu$ mの素子を500素子 分連結させて200 mmの素子としたもののドレイン電流電圧特 性を示す。 $V_{gs} = 1 V \ge 0 V$ の場合をプロットしているが、良 好なノーマリオフ特性が実現できている。また、図10に同じ



図8 ノーマリオフHFETの $V_{gs}$ - $I_{ds}$ 特性  $V_{gs}$  versus  $I_{ds}$  of selected HFET with normally-off operation.



図9 ノーマリオフHFETの大電流特性 Large current operation of selected normally-off HFET device.



図10 ノーマリオフHFETのドレインオフ耐圧 Gate-drain breakdown characteristics of normally-off HFET device.

素子のオフ特性を示すが,300 V以上の耐圧が得られている。 活性領域の面積が0.15 cm<sup>2</sup>であることから,面積オン抵抗は, 30 mΩ・cm<sup>2</sup>と見積られる。以上の結果から,耐圧に対するオ ン抵抗の関係をプロットしたものが図11になる。これまで報 告してきたノーマリオン型の結果を●でプロットし,今回の結



図11 オン抵抗と耐圧の相関 Correlation between on-state resistances and breakdown voltages.

果を■でプロットした。今回の結果は、Siリミットを大きく上 回る結果であり、従来のSi素子と比較して、高耐圧低損失の GaN系ノーマリオフFETが実現できていることを示すもので ある。

# 3. 薄層 AlGaN 構造の FESBD (field effect Schottky barrier diode) への展開

高効率電源回路の実現のためには、FETだけでなく、高速 動作できるダイオードが必要になる。GaNを用いたダイオー ドは物性上、非常に早いスイッチング速度を有することが期待 される。我々は、上記の目的のため、低オン電圧動作が実現で きるダイオードを開発した。通称FESBDと呼んでいるが<sup>99</sup>、 今回は、AlGaN薄層化構造を独自構造のFESBDというダイ オードにも適用した結果について、以下に報告する。

### 3.1 FESBDの高耐圧低オン電圧化のメカニズム

FESBDは、通常のSBD(Schottky barrier diode)のショット キー電極の代わりに低いショットキーバリアを持つ金属を高い ショットキーバリアを持つ金属の中に埋め込んだことで、低オ ン電圧が実現される。図12にFESBDの模式図および、順方向 の動作原理を模式的に示す。SM1というバリア高さの低い金 属をSM2というバリア高さの高い金属で包み込んだ構造に なっており、AlGaN/GaN HFET構造上に形成されている。順 方向特性は、AlGaN/GaN構造に形成される2DEGのチャネル 層を介して流れるため、SM1の低いバリア高さを持つ金属に よって、従来のSBDの場合に比べて低オン電圧動作が期待で きる。

一方、図13に、FESBDの逆方向特性の動作原理を示す。バ リア高さの高いSM1によってチャネルがピンチオフされ、逆 方向の特性は通常のSBDと同程度の特性を示すことが予想さ れる。以上のことから、高耐圧を維持しつつ、低オン電圧 SBDが実現できると考えられる。

### 3.2 素子の作製方法

FESBDの素子は、上記で述べたHFETと同様の工程で形成 される。異なるのはショットキー電極の形成である。今回は、 SM1にバリア高さの低いTi系電極を用い、SM2にバリア高さ の高いPt系電極を用いた。残りの部分は同様のプロセスを経 ることで実現できるため、将来的にFETとFESBDを集積化さ せることも実現可能である。









## 3.3 FESBDの素子特性評価結果

図14に、SM1/SM2の電極幅の比に対して、耐圧をプロット したものを示す。SM2だけのSBD構造(SM1が全く無いもの) は、400 V程度の耐圧が得られており、SM1の比率を徐々に増 加させていっても、SM1の比率が90%までは耐圧が変化せず に、SM2だけの場合と同程度の耐圧を維持できていることが 分かる。このことは、SM1がわずかでもあれば、ピンチオフ 効果によって耐圧が維持できることを示す。しかし、95%以上 になると耐圧が劣化する傾向が見られた。また、順方向の電流 依存性についても調査しているが、こちらについては、SM1 の面積とともに線型に増加する結果が得られたため、SM1の 比率はできるだけ大きい方が望ましい。耐圧とのトレードオフ を考えると、SM1の比率は90%程度が最適であると言える。

図15に、従来のSBDとFESBDの順方向の特性を比較した 結果を示す。従来構造では、バリア高さ分のオフセットがある ため、1 V程度で立ち上がっていたものが、FESBDの場合、 ほぼ0 Vから立ち上がっていることが分かる。一方、図16に、 逆方向特性を示す。今回は、従来のAlGaN 20 nm程度のノー マリオン型HFET構造のエピタキシャル基板を用いたものと、 5 nmに薄層化した今回の結果とを比較している。また、同じ AlGaNを5 nmに薄層化したもので、通常のSM2だけのSBD 構造とFESBD構造とのリーク電流の比較を行っている。 AlGaN 20nmの場合と比較して、1~2けた程度リーク電流が 低減できていることが分かる。これは、2DEGのチャネル層が ピンチオフするまでに要する電圧の違いによるものと考えられ



Schematic drawing of FESBD

図14 FESBD耐圧とSM1/SM2比の関係 Breakdown voltage versus SM1/SM2 ratio.









る。このことから、FESBDの原理的な妥当性および、AlGaN 薄層化構造の有効性を確かめることができた。

図17に、ショットキー電極幅(ゲート幅に相当)が200 mm の大素子の順方向特性を示す。ほぼ0 Vから立ち上がり、最大 電流で7 A程度の値を得ることができ、FESBD構造において も大電流動作が可能であることが分かった。



図17 大電流 FESBD の順方向特性 Large current characteristics of selected FESBD.

# 4. おわりに

Si基板上のGaN系HFET構造を用いて、ノーマリオフFET および低オン電圧ダイオードの開発を行った。AlGaN薄層化 構造を採用することで、しきい値0Vを持つノーマリオフFET が実現できた。ピンチオフ特性は良好で、耐圧300V以上を得 ることができた。また、当社独自構造のFESBDに薄層化 AlGaN構造を適用し、高耐圧、大電流動作を実現することが できた。今後、これらの素子を回路に応用し、高効率電源回路 の実現を目指して開発を進めていく予定である。

### 参考文献

- T.P. Chow and R. Tyagi: "Wide bandgap compound semiconductors for superior high-voltage unipolar power devices." IEEE Trans. Electron Devices, 41 (1994), 1481.
- O. Akutas, Z.F. Fan, S.N. Mohammad, A.E. Botchkarev, and H. Morkoc: "High temperature characteristics of AlGaN/GaN modulation doped field effect transistors," Appl. Phys. Lett, 69 (1996), 3872.
- W. Yang, J. Lu, M. Asifkhan, and I. Adesida: "AlGaN/GaN HEMTs on SiC with over 100 GHz fT and low microwave noise," IEEE Trans. Electron Devices, 48 (2001), 581.
- S. Yoshida and H. Ishii: "A high power GaN-based field effect transistor for large current operation," Phys. Status Solidi (a), 188 (2001), 243.
- N. Ikeda, K. Kato, J. Le, K. Hataya, and S. Yoshida: "Normallyoff operation GaN HFET using a thin AlGaN layer for low loss switching devices," Mater. Res. Soc. Symp. Proc. 831 (2005), 355.
- 6) S. Yoshida, J. Li, T. Wada, and H. Takehara: "High-Power AlGaN/GaN HFET with a Lower On-state Resistance and a Higher Switching Time for an Inverter Circuit," Proc.15th ISPSD, (2003), 58.
- V. Kumar, A. Kuliev, T. Tanaka, Y. Otoki, and I. Adesida: Electronics Letters, **39** (2003), 1758.
- N. Ikeda, J. Li, and S. Yoshida: "Normally-off operation power AlGaN/GaN HFET," Proc. ISPSD'2004, (2004), 369.
- S. Yoshida, N. Ikeda, J. Li, T. Wada, and H. Takehara: "A new GaN based field effect Schottky barrier diode with a very low on-voltage operation," Proc. ISPSD'2004, (2004), 323.